IdentifiantMot de passe
Loading...
Mot de passe oublié ?Je m'inscris ! (gratuit)
Voir le flux RSS

Messages des blogs récents

  1. [FPGA] Créer un circuit logique pour détecter une séquence

    par , Aujourd'hui à 08h00
    Dans un flux de données binaire tel que 1 0 0 1 1 0 ... , détecter une séquence particulière est un exercice de logique séquentielle que l’on peut résoudre grâce à une approche par machine à états finis (Finite State Machine FSM).

    Par exemple, la machine à états finis du graphe ci-dessous permet de détecter la séquence 1 1 0 1 :

    Nom : sequence1101.png
Affichages : 46
Taille : 50,4 Ko

    S0, S1, S1 et S3 sont les états de la machine, et les étiquettes au niveau des arcs orientés ...
    Tags: fpga, verilog
    Catégories
    FPGA
  2. [FPGA] Créer un circuit logique pour décoder les signaux en quadrature d’un encodeur rotatif

    par , 15/08/2022 à 08h00
    Les encodeurs rotatifs sont des dispositifs électromécaniques qui convertissent la position angulaire d'un axe en signaux électriques. Les encodeurs optiques qui fonctionnent en quadrature proposent deux sorties A et B en décalage de phase (90°). Le nombre d’impulsions par tour de l’axe étant une caractéristique spécifique de l’encodeur, compter les impulsions donne une image du décalage angulaire (et le nombre d’impulsions par seconde donne une image de la vitesse de rotation). L’avance ou le retard ...
    Tags: fpga, verilog
    Catégories
    FPGA , Programmation
  3. Parlons un peu des DAO

    par , 12/08/2022 à 13h27
    Introduction
    Dernièrement, je travaillais sur un projet qui avait une dette technique importante. Le deuxième projet le plus endetté techniquement sur lequel je suis intervenu.
    Ce projet a d'ailleurs eu (littéralement) ma peau.
    J'avais des usines à gaz, des librairies (JSF, Hibernate) mal compris et pas utilisées de manière pertinente, SOLID pas utilisé, de l'objet divin, des rôles mal définit, de la coulé de lave...

    Mais un point particulier m'a interpelé: Les ...

    Mis à jour 16/08/2022 à 18h08 par PhilippeGibault

    Catégories
    Java
  4. un analyseur lexical

    par , 11/08/2022 à 15h28
    Un analyseur lexical

    Scanneur et analyseur
    Un analyseur lexical agit dans un compilateur. Il lit les caractère du code source pour en faire des lexèmes, une suite de caractères ayant un sens lexical, et retourne une unité lexicale correspondant à ce lexème à l'analyseur syntaxique, à chaque fois que ce dernier le demande.
    L'analyseur lexical est accompagné d'un scanneur, qui lit les caractères du fichier source et peut aussi reculer de un ou plusieurs caractère si demandé. ...

    Mis à jour 16/08/2022 à 20h31 par matser

    Catégories
    Sans catégorie
  5. [FPGA] Créer un circuit logique pour gérer les rebonds d’un interrupteur

    par , 11/08/2022 à 08h00
    Les interrupteurs mécaniques en général (boutons-poussoirs, interrupteurs à bascule, à glissière, à levier, etc.) ont une fâcheuse habitude : ils sont sujets aux rebonds à la fermeture ou à l’ouverture du circuit. Ces rebonds sont parfois néfastes pour le fonctionnement de votre application, et il faut trouver des systèmes matériels ou logiciels pour les éviter.
    Je présente ici la configuration d’un circuit logique d’une solution antirebonds sur une carte de développement FPGA, au travers ...
    Tags: fpga, verilog
    Catégories
    FPGA , Programmation
Page 1 sur 440 123451151101 ... DernièreDernière