Bonjour,

Je dois réaliser un asservissement de position qui sera implémenté sur un FPGA. Pour cela, je souhaite valider mon système global sous Simulink et je dois donc déterminer l'incertitude apportée par un bloc intégrateur.
Je m'explique : je sais que j'ai besoin d'une précision de 0.1 en sortie de mon intégrateur, comment déterminer la précision nécessaire en entrée ? Cela à pour but de simuler un fonctionnement en virgule fixe. J'ai exploré plusieurs voies mais sans succès... Quelqu'un aurait-il une idée ?

Cordialement,