IdentifiantMot de passe
Loading...
Mot de passe oublié ?Je m'inscris ! (gratuit)
Navigation

Inscrivez-vous gratuitement
pour pouvoir participer, suivre les réponses en temps réel, voter pour les messages, poser vos propres questions et recevoir la newsletter

Simulink Discussion :

Xilinx System Generator


Sujet :

Simulink

  1. #1
    Nouveau Candidat au Club
    Inscrit en
    Juin 2008
    Messages
    2
    Détails du profil
    Informations forums :
    Inscription : Juin 2008
    Messages : 2
    Points : 1
    Points
    1
    Par défaut Xilinx System Generator
    Bonjour à tous,

    Je suis étudiant en électronique, et je doit donc créer un réseau de neurones qui me permettra de modéliser un amplificateur de puissance. Pour cela, je doit utiliser Simulink avec les toolbox de xilinx, qu'on peut avoir avec le logiciel Xilinx System Generator. Mon problème est le suivant :


    mon réseau de neurones est terminé, mais lorsque je simule, j'ai une erreur qui me dit que le bloc "in" de XSG (xilinx system generator) attend un entier comme période d'échantillonnage. Or, lorsque je teste avec un autre réseau de neurones, fais par un étudiant l'année précédente, cette erreur n'apparait pas, avec pourtant les mêmes paramètres.

    J'ai donc changé la période d'échantillonnage pour avoir un entier, et là il n'y a plus d'erreur. Le problème, c'est qu'il n'y a plus de signal non plus. Le bloc "in" ne laisse plus rien passer.


    J'espère que vous pourrez m'aider. Je vous souhaite une bonne soirée.

  2. #2
    Membre éclairé
    Profil pro
    Inscrit en
    Octobre 2007
    Messages
    769
    Détails du profil
    Informations personnelles :
    Âge : 41
    Localisation : France, Gironde (Aquitaine)

    Informations forums :
    Inscription : Octobre 2007
    Messages : 769
    Points : 726
    Points
    726
    Par défaut
    Tu peux en dire plus (exemple)...

  3. #3
    Nouveau Candidat au Club
    Inscrit en
    Juin 2008
    Messages
    2
    Détails du profil
    Informations forums :
    Inscription : Juin 2008
    Messages : 2
    Points : 1
    Points
    1
    Par défaut
    Désolé de n'avoir répondu plus tôt, j'ai été absent pendant quelques temps.
    Je ne vois as comment détailler plus, a part que j'ai mis un bloc scope en entrée du bloc in et un en sortie du bloc in. Le bloc d'entrée me donne mon signal, celui de sortie ne m'affiche rien. Il ne me fais pourtant aucune erreur.

    Je suis pas sur d'avoir beaucoup fais avancé le problème, mais merci de t'intéresser à mon cas.

  4. #4
    Nouveau Candidat au Club
    Homme Profil pro
    Inscrit en
    Juin 2009
    Messages
    1
    Détails du profil
    Informations personnelles :
    Sexe : Homme
    Localisation : Maroc

    Informations forums :
    Inscription : Juin 2009
    Messages : 1
    Points : 1
    Points
    1
    Par défaut
    t'as le pb au niveau de system generator.donc tu dois diviser la periode de system generator sur l'ordre du filtre utilsé .

Discussions similaires

  1. multiplexeur using xilinx system generator
    Par Marwa marwa dans le forum Simulink
    Réponses: 1
    Dernier message: 11/06/2013, 22h15
  2. Xilinx System Generator
    Par electromed dans le forum Simulink
    Réponses: 0
    Dernier message: 11/04/2011, 10h23
  3. Qu'est ce que c'est un FPGA XINLINX system generator
    Par rosenoir dans le forum Simulink
    Réponses: 1
    Dernier message: 28/05/2009, 15h32
  4. XILINX system generator
    Par warrend dans le forum MATLAB
    Réponses: 0
    Dernier message: 31/03/2009, 10h19
  5. Generation d'evenements a une date precise
    Par pascalzzz dans le forum MFC
    Réponses: 2
    Dernier message: 04/06/2002, 15h21

Partager

Partager
  • Envoyer la discussion sur Viadeo
  • Envoyer la discussion sur Twitter
  • Envoyer la discussion sur Google
  • Envoyer la discussion sur Facebook
  • Envoyer la discussion sur Digg
  • Envoyer la discussion sur Delicious
  • Envoyer la discussion sur MySpace
  • Envoyer la discussion sur Yahoo