IdentifiantMot de passe
Loading...
Mot de passe oublié ?Je m'inscris ! (gratuit)
Voir le flux RSS

Messages des blogs récents

  1. Parlons un peu des DAO

    par , Hier à 13h27
    Introduction
    Dernièrement, je travaillais sur un projet qui avait une dette technique importante. Le deuxième projet le plus endetté techniquement sur lequel je suis intervenu.
    Ce projet a d'ailleurs eu (littéralement) ma peau.
    J'avais des usines à gaz, des librairies (JSF, Hibernate) mal compris et pas utilisées de manière pertinente, SOLID pas utilisé, de l'objet divin, des rôles mal définit, de la coulé de lave...

    Mais un point particulier m'a interpelé: Les ...

    Mis à jour Hier à 16h54 par PhilippeGibault

    Catégories
    Java
  2. un analyseur lexical

    par , 11/08/2022 à 15h28
    Un analyseur lexical

    Scanneur et analyseur
    Un analyseur lexical agit dans un compilateur. Il lit les caractère du code source pour en faire des lexèmes, une suite de caractères ayant un sens lexical, et retourne une unité lexicale correspondant à ce lexème à l'analyseur syntaxique, à chaque fois que ce dernier le demande.
    L'analyseur lexical est accompagné d'un scanneur, qui lit les caractères du fichier source et peut aussi reculer de un ou plusieurs caractère si demandé. ...

    Mis à jour Aujourd'hui à 19h30 par matser

    Catégories
    Sans catégorie
  3. [FPGA] Créer un circuit logique pour gérer les rebonds d’un interrupteur

    par , 11/08/2022 à 08h00
    Les interrupteurs mécaniques en général (boutons-poussoirs, interrupteurs à bascule, à glissière, à levier, etc.) ont une fâcheuse habitude : ils sont sujets aux rebonds à la fermeture ou à l’ouverture du circuit. Ces rebonds sont parfois néfastes pour le fonctionnement de votre application, et il faut trouver des systèmes matériels ou logiciels pour les éviter.
    Je présente ici la configuration d’un circuit logique d’une solution antirebonds sur une carte de développement FPGA, au travers ...
    Tags: fpga, verilog
    Catégories
    FPGA , Programmation
  4. [Actualité] 2 ème mise à jour de l'Emmabuntüs DE4 axée sur le réemploi pour tous avec Ventoy

    par , 10/08/2022 à 19h34
    Pendant cette période estivale, le collectif Emmabuntüs vient d’annoncer la sortie de sa deuxième mise à jour de l’Emmabuntüs Debian Édition 4 1.02, basée sur la Debian 11.4 Bullseye stable, disponible en version 32 ou 64 bits et supportant les deux environnements Xfce et LXQt.

    Rappelons que cette distribution est née au sein d’Emmaüs, pour faciliter le reconditionnement des ordinateurs donnés aux associations, notamment humanitaires, mais aussi pour favoriser la découverte de GNU/Linux ...

    Mis à jour Hier à 22h59 par Patrick_Emmabuntus (Correctif coquille "très plus simple")

    Catégories
    Linux , Green IT
  5. [FPGA] Créer un circuit logique pour faire un compteur

    par , 08/08/2022 à 08h00
    Notre compteur N bits en free running se contente d’incrémenter une valeur (interne) à chaque front montant du signal d’horloge CLK. Codée sur N bits, la valeur count du compteur peut évoluer entre 0 et 2N-1, puis reprend à zéro après débordement. Le comptage est bloqué si le signal ENA (Enable) est à l’état bas. Sur une impulsion du signal SCLR (Synchronous Clear), la valeur du compteur est forcée à zéro. Une impulsion est délivrée sur la sortie TC (Terminal Count) lorsque la valeur maximale 2N ...
    Tags: fpga, verilog
    Catégories
    FPGA , Programmation
Page 1 sur 440 123451151101 ... DernièreDernière